找回密码
 加入怎通
查看: 178|回复: 0

如何有效利用氮化镓提高晶体管的应用?

[复制链接]
3065236092@qq.c 发表于 2023-11-22 13:39:33 | 显示全部楼层 |阅读模式
氮化镓晶体管        9 F4 ]1 ^* r+ h0 B. [3 U, {% S0 t
3 L! `( ^7 s' H, K
  如今,越来越多的设计人员在各种应用中使用基于GaN的反激式AC/DC电源。氮化镓很重要,因为它有助于提高功率晶体管的效率,从而减小电源的尺寸并降低工作温度。
& E% k6 z) ^$ w$ {' K" y" f" P* x6 i% d5 f$ l6 v
  晶体管,无论是由硅还是氮化镓制成,都不是理想的器件,有两个主要因素导致其效率下降(在简化模型中):一个是串联电阻,称为RDS(ON),另一个是并联电容器称为COSS。这两个晶体管参数限制了电源的性能。GaN是一种新技术,设计人员可以利用它来减少由于晶体管特性差异而对功率性能的影响。在所有晶体管中,随着RDS(ON)减小,芯片尺寸增大,从而导致寄生COSS增大。在GaN晶体管中,COSS增加与RDS(ON)减少的比率要低一个数量级。2 z. u! S  \" m* }

: \% E6 H4 y7 v  RDS(ON)是开关导通时的电阻,会产生导通损耗。COSS的功率损耗等于CV2/2。当晶体管导通时,COSS通过RDS(ON)放电,产生导通损耗。传导损耗等于(CV2/2)xf,其中f是开关频率。用GaN开关代替硅开关可降低RDS(ON)和COSS值,从而能够设计更高效的电源或实现更高频率的操作,同时对效率的影响更小,这有助于缩小变压器的尺寸。
! N9 m; B# u/ K+ ~' @# @$ S
+ G$ p" Z& D3 E5 o3 e  GaN如何降低传导和开关损耗
6 l3 Y' L) W* u1 {# C" |0 t
* \  l9 g5 M: b& {  增加晶体管尺寸的后果:随着晶体管变大,RDS(ON)会减小。这没有问题。然而,随着晶体管变大,(显然)面积变大,因此寄生电容COSS也会增加。这不是什么好事。最佳晶体管尺寸应最大限度地减少RDS(ON)和COSS的组合。该点通常位于RDS(ON)损耗减少的曲线与COSS损耗增加的曲线相交的位置。当曲线相交时,电阻和电容损耗的组合最低。
0 J: L  D& `5 e$ A4 z+ m
$ ]2 C: T' E9 q% v4 D  除了总RDS(ON)之外,还有一个称为“特定RDS(ON)”的参数,它将总导通电阻与每单位面积的芯片相关联。与硅相比,GaN的特定RDS(ON)非常低,因此可以实现更小的开关和更低的COSS。这意味着较小的GaN器件可以处理与较大硅器件相同的功率水平。
! ?0 F3 w* i( |2 B6 C* c0 {4 c/ G; u$ n( n+ V
  较低的RDS(ON)和较低的COSS损耗相结合,可以使用GaN设计更高效的电源,从而减少散热。所需散热量的减少也有助于实现更小的电源。频率是设计人员可以使用GaN来减小尺寸和优化功率性能的另一种工具。由于GaN本质上比硅更高效,因此可以提高GaN基电源的开关频率。虽然这会增加损耗,但它们仍然明显低于硅MOSFET,并减小了变压器的尺寸。3 l7 S5 c! C3 u3 M3 D$ A+ J

. W; ?5 h0 E% e* H7 Q
% ]: H$ j' T8 ]5 _8 ^4 p
回复

使用道具 举报

    您需要登录后才可以回帖 登录 | 加入怎通

    本版积分规则

    QQ|手机版|小黑屋|网站地图|真牛社区 ( 苏ICP备2023040716号-2 )

    GMT+8, 2026-4-1 15:19 , Processed in 0.151977 second(s), 22 queries , Gzip On.

    免责声明:本站信息来自互联网,本站不对其内容真实性负责,如有侵权等情况请联系420897364#qq.com(把#换成@)删除。

    Powered by Discuz! X3.5

    快速回复 返回顶部 返回列表